LCMXO1200C-3TN144I FPGA – Veldprogrammeerbare hekreeks 1200 LUT's 113 IO 1.8 /2.5/3.3V -3 Spd I
♠ Produkbeskrywing
Produkkenmerk | Eienskapwaarde |
Vervaardiger: | Rooster |
Produk Kategorie: | FPGA - Veldprogrammeerbare hek-skikking |
RoHS: | Besonderhede |
Reeks: | LCMXO1200C |
Aantal logiese elemente: | 1200 LE |
Aantal I/O's: | 113 I/O |
Toevoerspanning - Min: | 1,71 V |
Toevoerspanning - Maks: | 3,465 V |
Minimum bedryfstemperatuur: | - 40 C |
Maksimum bedryfstemperatuur: | + 100 C |
Datatempo: | - |
Aantal transceivers: | - |
Montagestyl: | SMD/SBS |
Pakket/tas: | TQFP-144 |
Verpakking: | Skinkbord |
Handelsmerk: | Rooster |
Verspreide RAM: | 6,4 kbit |
Ingebedde blok RAM - EBR: | 9,2 kbit |
Hoogte: | 1,4 mm |
Lengte: | 20 mm |
Maksimum bedryfsfrekwensie: | 500 MHz |
Vog sensitief: | Ja |
Aantal logiese skikkingsblokke - LAB's: | 150 LAB |
Bedryfstoevoerstroom: | 21 mA |
Bedryfstoevoerspanning: | 1,8 V/2,5 V/3,3 V |
Produk Tipe: | FPGA - Veldprogrammeerbare hek-skikking |
Fabriekspakkethoeveelheid: | 60 |
Subkategorie: | Programmeerbare logiese IC's |
Totale geheue: | 15,6 kbit |
Breedte: | 20 mm |
Eenheid gewig: | 1,319 g |
Nie-vlugtig, oneindig herkonfigureerbaar
• Onmiddellik aan – word binne mikrosekondes aangeskakel
• Enkelskyfie, geen eksterne konfigurasiegeheue nodig nie
• Uitstekende ontwerpsekuriteit, geen bietjie stroom om te onderskep nie
• Herkonfigureer SRAM-gebaseerde logika in millisekondes
• SRAM en nie-vlugtige geheue programmeerbaar deur JTAG-poort
• Ondersteun agtergrondprogrammering van nie-vlugtige geheue
Slaap stelling
• Laat tot 100x statiese stroomvermindering toe
TransFR™-herkonfigurasie (TFR)
• In-veld logika-opdatering terwyl stelsel werk
Hoë I/O na logiese digtheid
• 256 tot 2280 LUT4s
• 73 tot 271 I/O's met uitgebreide pakketopsies
• Digtheidsmigrasie ondersteun
• Loodvrye/RoHS-voldoende verpakking
Ingebedde en verspreide geheue
• Tot 27.6 Kbits sysMEM™ ingebedde blok-RAM
• Tot 7,7 Kbits verspreide RAM
• Toegewyde EIEU-beheerlogika
Buigsame I/O-buffer
• Programmeerbare sysIO™-buffer ondersteun 'n wye reeks koppelvlakke:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLL'e
• Tot twee analoog PLL'e per toestel
• Horlosie vermenigvuldig, deel en faseverskuiwing
Stelselvlakondersteuning
• IEEE Standaard 1149.1 Grensskandering
• Ossillator aan boord
• Toestelle werk met 3,3V, 2,5V, 1,8V of 1,2V kragtoevoer
• IEEE 1532 voldoen in-stelsel programmering