SPC5634MF2MLQ80 32-bis Mikrobeheerders – MCU NXP 32-bis MCU, Power Arch-kern, 1.5MB Flash, 80MHz, -40/+125°C, Motorvoertuiggraad, QFP 144
♠ Produkbeskrywing
Produkkenmerk | Attribuutwaarde |
Vervaardiger: | NXP |
Produkkategorie: | 32-bis mikrobeheerders - MCU |
RoHS: | Besonderhede |
Reeks: | MPC5634M |
Monteringstyl: | SMD/SMT |
Pakket/Kiss: | LQFP-144 |
Kern: | e200z3 |
Programgeheuegrootte: | 1.5 MB |
Data RAM Grootte: | 94 kB |
Databusbreedte: | 32-bis |
ADC-resolusie: | 2 x 8-bis/10-bis/12-bis |
Maksimum klokfrekwensie: | 80 MHz |
Aantal I/O's: | 80 I/O |
Toevoerspanning - Min: | 1.14 V |
Toevoerspanning - Maks: | 1.32 V |
Minimum bedryfstemperatuur: | - 40 grade Celsius |
Maksimum bedryfstemperatuur: | + 150°C |
Kwalifikasie: | AEC-Q100 |
Verpakking: | Skinkbord |
Analoog toevoerspanning: | 5.25 V |
Handelsmerk: | NXP Halfgeleiers |
Data RAM Tipe: | SRAM |
I/O-spanning: | 5.25 V |
Voggevoelig: | Ja |
Produk: | MCU |
Produk Tipe: | 32-bis mikrobeheerders - MCU |
Programgeheuetipe: | Flits |
Fabriekspakhoeveelheid: | 60 |
Subkategorie: | Mikrobeheerders - MCU |
Waghond-tydtellers: | Waghond-timer |
Onderdeel # Aliasse: | 935311091557 |
Eenheidsgewig: | 1.319 g |
♠ 32-bis Mikrobeheerders - MCU
Hierdie 32-bis motor-mikrobeheerders is 'n familie van stelsel-op-skyfie (SoC) toestelle wat al die kenmerke van die MPC5500-familie bevat en baie nuwe kenmerke gekoppel aan hoëprestasie 90 nm CMOS-tegnologie om aansienlike vermindering van koste per kenmerk en beduidende prestasieverbetering te bied. Die gevorderde en koste-effektiewe gasheerverwerkerkern van hierdie motor-beheerderfamilie is gebou op Power Architecture®-tegnologie. Hierdie familie bevat verbeterings wat die argitektuur se pasvorm in ingebedde toepassings verbeter, sluit bykomende instruksieondersteuning vir digitale seinverwerking (DSP) in, integreer tegnologieë - soos 'n verbeterde tydverwerkereenheid, verbeterde tou-analoog-na-digitale omskakelaar, Controller Area Network en 'n verbeterde modulêre invoer-uitvoerstelsel - wat belangrik is vir vandag se laer-end aandrywingstelseltoepassings. Hierdie toestelfamilie is 'n volledig versoenbare uitbreiding van Freescale se MPC5500-familie. Die toestel het 'n enkele vlak van geheuehiërargie wat bestaan uit tot 94 KB op-skyfie SRAM en tot 1.5 MB interne flitsgeheue. Die toestel het ook 'n eksterne buskoppelvlak (EBI) vir 'kalibrasie'. Hierdie eksterne buskoppelvlak is ontwerp om die meeste van die standaardgeheue wat met die MPC5xx- en MPC55xx-families gebruik word, te ondersteun.
• Bedryfsparameters
— Volledig statiese werking, 0 MHz– 80 MHz (plus 2% frekwensiemodulasie – 82 MHz)
— –40 ℃ tot 150 ℃ aansluitingstemperatuur-bedryfsbereik
— Lae-krag ontwerp
– Minder as 400 mW kragverlies (nominaal)
– Ontwerp vir dinamiese kragbestuur van kern en randapparatuur
– Sagteware-beheerde klokpoortbeheer van randapparatuur
– Lae krag stopmodus, met alle klokke gestop
— Vervaardig in 'n 90 nm-proses
— 1.2 V interne logika
— Enkele kragtoevoer met 5.0 V -10%/+5% (4.5 V tot 5.25 V) met interne reguleerder om 3.3 V en 1.2 V vir die kern te verskaf
— Invoer- en uitvoerpenne met 'n reeks van 5.0 V -10%/+5% (4.5 V tot 5.25 V)
– 35%/65% VDDE CMOS skakelvlakke (met histerese)
– Kiesbare histerese
– Kiesbare draaisnelheidsbeheer
— Nexus-penne aangedryf deur 3.3 V-toevoer
— Ontwerp met EMI-verminderingstegnieke
– Fase-geslote lus
– Frekwensiemodulasie van stelselklokfrekwensie
– Omleidingskapasitansie op die skyfie
– Kiesbare draaisnelheid en aandrywingskrag
• Hoëprestasie e200z335 kernverwerker
— 32-bis Power Architecture Book E programmeerder se model
— Verbeterings van veranderlike lengte-kodering
– Laat toe dat die Power Architecture-instruksiestel opsioneel in 'n gemengde 16- en 32-bis-instruksies geënkodeer word
– Lei tot kleiner kodegrootte
— Enkeluitgawe, 32-bis Power Architecture-tegnologie-versoenbare SVE
— Uitvoering en aftrede in volgorde
— Presiese hantering van uitsonderings
— Takverwerkingseenheid
– Toegewyde takadresberekeningsopteller
– Takversnelling met behulp van Takvooruitkyk-instruksiebuffer
— Laai/berg eenheid
– Een-siklus laai latensie
– Volledig in pyplyn
– Groot en Klein Endian-ondersteuning
– Ondersteuning vir verkeerde toegang
– Nul laai-tot-gebruik pyplynborrels
— Twee-en-dertig 64-bis algemene doelregisters (GPR's)
— Geheuebestuurseenheid (MMU) met 16-inskrywing volledig-assosiatiewe vertaal-opsykykbuffer (TLB)
— Afsonderlike instruksiebus en laai-/bergingsbus
— Ondersteuning vir gevektoreerde onderbrekings
— Onderbrekingslatensie < 120 ns @ 80 MHz (gemeet vanaf onderbrekingsversoek tot uitvoering van eerste instruksie van onderbrekingsuitsonderingshanteerder)