SPC5634MF2MLQ80 32-bis mikrobeheerders – MCU NXP 32-bis MCU, Power Arch-kern, 1,5 MB flits, 80MHz, -40/+125degC, motorgraad, QFP 144

Kort beskrywing:

Vervaardigers: NXP
Produkkategorie: 32-bis mikrobeheerders – MCU
Gegewensblad:SPC5634MF2MLQ80
Beskrywing: IC MCU 32BIT 1.5MB FLASH 144LQFP
RoHS-status: Voldoen aan RoHS


Produkbesonderhede

Kenmerke

Produk Tags

♠ Produkbeskrywing

Produkkenmerk Eienskapwaarde
Vervaardiger: NXP
Produk Kategorie: 32-bis mikrobeheerders - MCU
RoHS: Besonderhede
Reeks: MPC5634M
Montagestyl: SMD/SBS
Pakket/tas: LQFP-144
Kern: e200z3
Program geheue grootte: 1,5 MB
Data RAM grootte: 94 kB
Databuswydte: 32 bietjie
ADC-resolusie: 2 x 8 bis/10 bis/12 bis
Maksimum klokfrekwensie: 80 MHz
Aantal I/O's: 80 I/O
Toevoerspanning - Min: 1,14 V
Toevoerspanning - Maks: 1,32 V
Minimum bedryfstemperatuur: - 40 C
Maksimum bedryfstemperatuur: + 150 C
Kwalifikasie: AEC-Q100
Verpakking: Skinkbord
Analoog toevoerspanning: 5,25 V
Handelsmerk: NXP Halfgeleiers
Data RAM Tipe: SRAM
I/O spanning: 5,25 V
Vog sensitief: Ja
Produk: MCU
Produk Tipe: 32-bis mikrobeheerders - MCU
Program geheue tipe: Flits
Fabriekspakkethoeveelheid: 60
Subkategorie: Mikrobeheerders - MCU
Waghond Timers: Waghond Timer
Deel # Aliases: 935311091557
Eenheid gewig: 1,319 g

♠ 32-bis mikrobeheerders - MCU

Hierdie 32-bis motor mikrobeheerders is 'n familie van stelsel-op-skyfie (SoC) toestelle wat al die kenmerke van die MPC5500 familie bevat en baie nuwe kenmerke tesame met hoë werkverrigting 90 nm CMOS tegnologie om aansienlike vermindering van koste per kenmerk en aansienlike prestasie verbetering.Die gevorderde en kostedoeltreffende gasheerverwerkerkern van hierdie motorbeheerderfamilie is gebou op Power Architecture®-tegnologie.Hierdie familie bevat verbeterings wat die argitektuur se passing in ingebedde toepassings verbeter, sluit bykomende instruksie-ondersteuning vir digitale seinverwerking (DSP) in, integreer tegnologieë - soos 'n verbeterde tydverwerker-eenheid, verbeterde tou-analoog-na-digitaal-omskakelaar, Controller Area Network, en 'n verbeterde modulêre inset-uitsetstelsel - wat belangrik is vir vandag se laer-end aandryfstelsel toepassings.Hierdie toestelfamilie is 'n heeltemal versoenbare uitbreiding tot Freescale se MPC5500-familie.Die toestel het 'n enkele vlak van geheue hiërargie wat bestaan ​​uit tot 94 KB on-chip SRAM en tot 1,5 MB interne flitsgeheue.Die toestel het ook 'n eksterne buskoppelvlak (EBI) vir 'kalibrasie'.Hierdie eksterne bus koppelvlak is ontwerp om die meeste van die standaard geheues wat gebruik word met die MPC5xx en MPC55xx families te ondersteun.


  • Vorige:
  • Volgende:

  • • Bedryfsparameters

    — Ten volle statiese werking, 0 MHz– 80 MHz (plus 2% frekwensiemodulasie – 82 MHz)

    — –40 ℃ tot 150 ℃ aansluiting temperatuur bedryfsreeks

    - Lae krag ontwerp

    – Minder as 400 mW kragdissipasie (nominaal)

    - Ontwerp vir dinamiese kragbestuur van kern en randapparatuur

    – Sagteware-beheerde klokhek van randapparatuur

    - Lae krag stopmodus, met alle horlosies gestop

    — Vervaardig in 90 nm proses

    — 1,2 V interne logika

    — Enkelkragtoevoer met 5.0 V -10%/+5% (4.5 V tot 5.25 V) met interne reguleerder om 3.3 V en 1.2 V vir die kern te voorsien

    — Invoer- en uitsetpenne met 5.0 V -10%/+5% (4.5 V tot 5.25 V) reeks

    – 35%/65% VDDE CMOS-skakelaarvlakke (met histerese)

    - Kiesbare histerese

    - Kiesbare snelheidsbeheer

    — Nexus-penne aangedryf deur 3,3 V-toevoer

    — Ontwerp met EMI-reduksietegnieke

    – Fase-geslote lus

    - Frekwensiemodulasie van stelselklokfrekwensie

    – On-chip omleiding kapasitansie

    - Kiesbare slagtempo en dryfkrag

    • Hoëwerkverrigting e200z335-kernverwerker

    — 32-bis Power Architecture Book E programmeerder se model

    — Veranderlike lengte-enkoderingverbeterings

    - Laat Power Architecture-instruksiestel opsioneel geënkodeer word in 'n gemengde 16- en 32-bis-instruksies

    - Lei tot kleiner kodegrootte

    — Enkele uitgawe, 32-bis Power Architecture-tegnologie voldoen SVE

    — In-orde uitvoering en aftrede

    — Presiese uitsonderingshantering

    — Takverwerkingseenheid

    - Toegewyde takadres berekening opteller

    - Takversnelling met behulp van Branch Lookahead Instruction Buffer

    — Laai/stoor eenheid

    - Een-siklus laai latency

    - Ten volle pyplyn

    - Groot en Klein Endian ondersteuning

    - Verkeerde toegangsondersteuning

    - Geen pypleidingborrels wat vrag om te gebruik nie

    — Twee-en-dertig 64-bis algemene doelregisters (GPR's)

    — Geheuebestuurseenheid (MMU) met 16-inskrywings ten volle assosiatiewe vertaling kyk-aside buffer (TLB)

    — Aparte instruksiebus en laai/stoorbus

    — Gevektoreerde onderbrekingsondersteuning

    — Onderbrekingsvertraging < 120 ns @ 80 MHz (gemeet vanaf onderbrekingsversoek tot uitvoering van eerste instruksie van onderbrekingsuitsonderingshanteerder)

    Verwante Produkte